프로젝트를 진행할 때는 1.0이 되지 않은 0.9 버젼의 DDR5 SPD SPEC을 공부하였는데... JEDEC에 SPEC이 등록되지 않아서 다운을 받지 못하여 문서 정리를 하지 못하고 있습니다.
일단은 아는데 까지라도 정리를 하려고 합니다.
참 그리고 여러 사이트를 확인하다가 정리가 잘되어 있는 사이트를 발견함.
아래 사이트에서 세가지 참고할 만한 내용이 있어서 정리합니다.
www.rambus.com/blogs/get-ready-for-ddr5-dimm-chipsets/
DDR5를위한 새로운 전원 아키텍처
세 번째 변화이자 주요 변화는 전력 아키텍처입니다. DDR5 DIMM을 사용하면 전원 관리가 마더 보드에서 DIMM 자체로 이동합니다. DDR5 DIMM에는 DIMM에 12V PMIC (전원 관리 IC)가있어 시스템 전력 부하를 더 세분화 할 수 있습니다. PMIC는 1.1V VDD 전원을 분배하여 전원 공급 장치의 온 -DIMM 제어를 개선하여 신호 무결성 및 노이즈를 지원합니다.
또 다른 사이트를 찾아봅니다.
DDR5 솔루션
www.renesas.com/us/en/products/memory-logic/memory-interface-products/ddr5-solutions
DDR5 RCD, PMIC, SPD 허브 및 TS 장치는 RDIMM, LRDIMM 및 NVDIMM에서 사용됩니다. 이는 에코 시스템 파트너가 DDR5 DIMM 전환을 주도하고 동급 최고의 성능과 전력 효율성을 갖춘 제품을 제공 할 수 있도록하는 전체 시스템 솔루션을 생성하기위한 Renesas의 메모리 인터페이스 제품 포트폴리오의 일부입니다. 이를 통해 서버 OEM 및 하이퍼 스케일 고객은 메모리 밀도에 따라 최적화 할 수있는 효율적이고 확장 가능한 메모리 전원 시스템의 이점을 실현하고 열 방출을 균등하게 분산하며 시스템의 전체 비용을 줄일 수 있습니다.
DDR5 DIMM
'프로젝트 일지' 카테고리의 다른 글
웨이퍼 제조 설비 및 제조공정 공부 (0) | 2021.03.04 |
---|---|
반도체 패키지 가이드 라인에 대하여... (0) | 2021.03.03 |
개발자의 입장의 반도체 후공정 시스템 구축 (0) | 2021.03.03 |
반도체 조립과 포장 (Assembly and Packaging) 공부 (0) | 2020.06.27 |
SPD(Serial Presence Detect) 개발 완료 후 뒷정리 (0) | 2020.04.05 |